RISC-V France

made in china 2025 risc-v

SMH: Les actions américaines de semi-conducteurs sur le point d’entrer dans un marché baissier séculaire

La Chine était déjà sur la voie de bâtir son industrie de haute technologie afin de réduire sa dépendance à l'égard de technologies étrangères telles que les semi-conducteurs américains. La perte potentielle de 40 à 50% de part de marché des fournisseurs américains de semi-conducteurs soulignée ci-dessus aurait probablement été inévitable dans une certaine mesure, même si les relations américano-chinoises étaient restées amicales. La guerre commerciale et plus particulièrement les mesures prises par les États-Unis à l'encontre des leaders technologiques chinois n'ont fait que renforcer l'importance de la Chine 2025 dans l'esprit des dirigeants chinois.

Il est très probable que les mesures commerciales prises par les États-Unis contre la Chine au cours de la dernière année aient accéléré leurs efforts pour réduire leur exposition à la technologie américaine. L’annonce du processeur RISC-V par Alibaba et la production nationale de puces de mémoire par Changxin Memory ne sont que deux exemples récents. La Chine a élargi son industrie des semi-conducteurs sous tous ses aspects, y compris la fabrication d'équipements pour semi-conducteurs. D'ici 2020, le gouvernement chinois espère produire localement 40% de ses besoins en semi-conducteurs, contre 16% actuellement. D'ici 2025, la production chinoise devrait dépasser 70%.

Ainsi, au cours des cinq prochaines années seulement, la majeure partie de la croissance observée dans le secteur des semi-conducteurs aux États-Unis au cours de la dernière décennie pourrait être en grande partie effacée. Bien sûr, cela ne se produira pas du jour au lendemain, ni au cours de l'année prochaine, mais le découplage continu des économies américaine et chinoise pourrait scinder le secteur mondial des semi-conducteurs en deux acteurs dominants de la domination des États-Unis au cours des décennies précédentes.

Lire la suite (en anglais) sur l'article de Seeking Alpha

Wio Lite RISC-V (GD32VF103) - With ESP8266 - 1

Wio Lite, la carte de développement RISC-V avec module WiFi ESP8266 en précommande pour 6,9 $

Wio Lite RISC-V est une carte de développement RISC-V. Basé sur le modèle GD32VF103, doté de l’ESP8266 Wio Core intégré, elle dispose également d’une fonction WiFi.

GD32VF103CBT6 est un noyau Bumblebee basé sur la technologie des systèmes de noyaux. Prise en charge du jeu d’instructions RV32IMAC et de la fonction d’interruption rapide ECLIC. La consommation de base n’est que le tiers de celle du Cortex-M3 traditionnel.

Le cœur WiFi ESP8266 intégré et le circuit de charge Lipo en font un tableau de commande IoT parfait. Il y a aussi un slot micro SD à l'arrière de cette carte, ce qui peut augmenter les ressources du système.

Vous pouvez la précommander dès aujourd'hui pour 6.9$ sur Seeed Studio (les cartes seront expediées à partir du 22 novembre).

Caractéristiques

  • Microcontrôleur Gigadevice GD32VF103CBT6 RISC-V (rv32imac) à 108 MHz avec mémoire Flash de 128 Ko, SRAM de 32 Ko
  • Stockage : Emplacement pour carte MicroSD
  • Module sans fil : ESP8266 WiFi Wio Core avec connectivité 802.11b / g / n / WiFi 4
  • Extension : en-têtes d'E / S pour MCU GD32, en-tête d'E / S pour le module Wio core ESP8266
  • USB : 1x port USB Type-C pour l'alimentation et la programmation
  • Alimentation : 5V via port USB Type-C, support batterie Lipo JST2.0
  • Consommation électrique : La consommation électrique de base du RISC-V ne représente qu'un tiers de celle d'un Cortex-M3 traditionnel.
  • Débogage - En-tête JTAG à 6 broches 
  • Divers - voyants d'alimentation, de charge et d'utilisateur; bouton de réinitialisation, commutateur de démarrage

La documentation sera disponible sur le wiki de SeeedStudio : http://wiki.seeedstudio.com/Wio/

Andes-Technology-risc-v

Andes Technology et Tiempo Secure annoncent un partenariat stratégique visant à renforcer la sécurité de la plateforme RISC-V jusqu’à la certification CC EAL5 +

Andes Technology Corporation, fournisseur de premier plan de cœurs de processeurs intégrés 32/64 bits à haute performance et à faible consommation d'énergie, y compris une large gamme de cœurs RISC-V, a conclu un partenariat stratégique avec Tiempo Secure, un fournisseur unique de Élément de sécurité IP de niveau ISO / CEI 15408, norme CC (Critères communs) EAL5 + (Niveau de garantie d'évaluation), pour amener la solution de sécurité basée sur RISC-V à la certification CC EAL5 +.

La montée en puissance de l'IoT suscite de vives inquiétudes quant à la sécurité, y compris au niveau des périphériques de pointe. Selon une récente étude Ericsson, il y aura plus de 22 milliards d'appareils IoT connectés d'ici 2024. Bien que le mécanisme de séparation fondé sur la sécurité soit couramment déployé, il est admis qu’il existe certaines limites en termes de certification de sécurité. De plus, l'intégration de la sécurité dans l'écosystème de l'Internet des objets pourrait devenir complexe.

L'alternative consiste à activer la sécurité à partir d'un matériel inviolable et certifié comme une enclave de sécurité (Secure Element IP) dans la conception de la MCU ou du SoC.

Tiempo Secure a mis au point un TESIC (Secure Element IP) en tant que macro intégrant les contre-mesures de sécurité de pointe EAL5 + de CC et les capteurs de sécurité contre les attaques par canal secondaire et par intrusion. L’intégration de cet élément sécurisé IP dans un SoC RISC-V augmentera la sécurité de ce SoC jusqu’à la sécurité CC EAL5 +, sans compromettre la consommation d’énergie.

«Andes Technology propose un processeur ultra-compact basé sur RISC-V, doté des performances exceptionnelles et d'une faible consommation d'énergie disponible sur le marché», a déclaré le Dr Charlie Su, CTO et Executive VP d'Andes Technology. "L'intégration de l'enclave de sécurité CC EAL5 + de Tiempo Secure à la solution AndesCore N22 permettra désormais à nos clients d'adresser les applications les plus critiques sur le marché de la sécurité sur le marché de l'IdO."

«En travaillant avec Andes Technology, nous sommes en mesure d’améliorer considérablement la sécurité dont les développeurs ont besoin pour protéger leurs écosystèmes IoT basés sur RISC-V», a déclaré Serge Maginot, PDG de Tiempo Secure. «L’intégration plug-and-play de TESIC, notre IP sécurisée IP de classe EAL5 + de niveau CC, dans les cœurs RISC-V d’Andes Technology permettra aux développeurs RISC-V d’intégrer facilement des fonctions de sécurité certifiées, telles que pile iUICC, dans leur système. 

Une fois que l’élément IP sécurisé de Tiempo Secure est intégré à l’Andes Technology N22 conçu par Andes Technology et basé sur RISC-V, l’ensemble du système peut passer avec le plus haut niveau de certification de sécurité, y compris CC EAL4 + / EAL5 + PP0084 et FIPS 140-2. Il résout également le problème de l’intégration de la sécurité dans l’écosystème IoT.

À propos de Andes Technology 

Andes Technology Corporation est un créateur de classe mondiale de cœurs de processeur 32/64 bits innovants, hautes performances et basse consommation, ainsi que de l'environnement de développement associé, conçus pour répondre aux besoins croissants des applications de systèmes embarqués dans le monde. La société fournit des cœurs de processeur de faible consommation supérieurs, y compris la famille complète de cœurs de processeur RISC-V V5, avec environnement de développement intégré et solutions logicielles / matérielles associées pour une conception efficace des SoC. Jusqu'à la fin de 2018, le volume cumulé de SoC Andes-Embedded ™ atteignait 3,5 milliards, dont 2018 pour plus d'un milliard. La gamme complète de processeurs d'Andes Technology comprend des familles d'entrée de gamme, de milieu de gamme, haut de gamme, extensibles et de sécurité. Pour plus d'informations, s'il vous plaît visitez www.andestech.com

À propos de Tiempo Secure

Tiempo Secure est une société indépendante fondée par des experts de l'industrie des semi-conducteurs possédant une expérience unique dans le développement de microcontrôleurs sécurisés et de logiciels intégrés sécurisés. La société a déjà conçu et certifié des puces de microcontrôleur sécurisées Common Criteria EAL5 + et EMVCo, disponibles en mode contact et en double interface, pour les applications d'identification de gouvernement et de banque haut de gamme. Tiempo Secure propose désormais des éléments sécurisés CC EAL5 + éprouvés / prêts à être certifiés pour le marché de l'IdO, sous forme de puces auxiliaires ou de macros IP solides faciles à intégrer dans les puces application / SoC, permettant ainsi aux puces client de passer la sécurité CC EAL5 +, entre autres. certification standard.

La société a son siège à Montbonnot, près de Grenoble, en France. Plus d'informations peuvent être trouvées sur www.tiempo-secure.com

risc-v

360 participants inscrits au RISC-V Day Tokyo 2019

Le RISC-V Day Tokyo 2019, organisée par l’association RISC-V le 30 septembre 2019, a attiré 360 participants inscrits. L'événement a eu lieu au Baba Memorial Hall du laboratoire central de Kokubunji Hitachi. Le nombre de participants a fait de cet événement l'un des plus importants organisés au Japon par le RISC-V. Les documents de présentation seront téléchargés sur le Web: http://riscv-association.jp/riscv-day-tokyo-2019/.

15 entreprises et la Fondation RISC-V ont présenté des exposés et 11 entreprises ont organisé des démonstrations.

Source : http://riscv-association.jp/fr/2019/10/360-attended-riscvtokyo-plan-to-doublesize-in-2020/

risc-v

Annonce des gagnants du concours RISC-V Soft CPU

Lorsque le nombre d'appareils connectés monte en flèche, la surface d'attaque augmente également. Pour résoudre le problème croissant de l'atténuation des menaces à la cybersécurité, il faut évaluer chaque composant d'un système pour déterminer ses vulnérabilités. Les processeurs actuels sont capables d’exécuter des milliards d’instructions par seconde. Cela signifie que vous pouvez accéder à un monde de contenu à portée de main, mais il existe également un risque d’exploitation. Chaque processeur requiert des fonctionnalités de sécurité intégrées pour assurer la sécurité des systèmes.

Il y a quelques mois, nous avons lancé le concours RISC-V Soft CPU, sponsorisé par Microchip Technology, membre de la Fondation RISC-V, et Thales. Les concepteurs ont été mis au défi de développer une solution matérielle de processeur souple RISC-V sécurisée pour le matériel, capable de contrecarrer les attaques de sécurité des logiciels malveillants. Le concours a montré que de simples mesures d’atténuation peuvent être intégrées aux conceptions pour améliorer la sécurité. Le concours a également souligné à quel point l'architecture simple et flexible de RISC-V était idéale pour sécuriser l'IdO. Vous pouvez lire les règles du concours sur GitHub.

Bertrand Tavernier de Thales a annoncé les gagnants du concours RISC-V Soft CPU lors de la tournée RISC-V EMEA Roadshow à Paris le 24 septembre. Chacun des projets gagnants a permis d’atténuer cinq attaques de sécurité classiques. Continuez à lire pour en savoir plus sur les entrées gagnantes:

Première place: Changyi Gu a inscrit 78/100 pour Rattlesnake, remportant 5 000 €, une carte HiFive Unleashed et une carte d’extension HiFive Unleashed. En plus d’avoir la mise en œuvre la plus rapide, l’entrée se distingue également par sa créativité et la qualité de la documentation. Changyi a mis en œuvre une méthode sophistiquée de traitement des bits en désordre où les écritures suspectes consécutives sont étiquetées, même lorsqu'elles sont utilisées indirectement. Lorsqu'un attaquant tente d'exécuter de la mémoire étiquetée, le processeur interrompt immédiatement l'exécution. Cette méthode est un très bon compromis entre efficacité et complexité. Vérifiez l’entrée de Changyi ici: https://github.com/PulseRain/Rattlesnake.git

Deuxième place: Matthew Ballance a marqué 73/100 pour le Featherweight RISC-V (FWRISC-S), remportant 2000 € et un HiFive Unleashed. Dans un processeur très compact, Matthew a mis en œuvre un schéma de prévention d’exécution des données dans lequel la zone mémoire définie est protégée jusqu’à la prochaine réinitialisation du cœur. La compacité de la conception était assez impressionnant. Découvrez l’entrée de Matthew ici: https://github.com/mballance/fwrisc-s

Troisième place: Jörg Mische a marqué 69/100 pour son processeur RudolV RISC-V, remportant 1 000 € et un HiFive Unleashed. La conception définit une région de mémoire où l'exécution de code est interdite lorsqu'elle est associée à une détection d'écriture mémoire suspecte. Consultez l’entrée de Jörg ici: https://github.com/bobbl/rudolv

Nous souhaitons remercier tout particulièrement l’équipe Ecco, composée d’Alexey Baturo, Anatoly Parshintsev, Fedor Veselovsky, Igor Chervatyuk et Sergey Matveev. L’équipe Ecco a mis au point un processeur RISC-V mettant en œuvre l’étiquetage de la mémoire à l’aide d’un générateur pseudo-aléatoire. Ils ont également ajusté la chaîne d’outils pour coopérer étroitement avec le processeur. À partir du processeur SPU32, ils ont montré comment RISC-V peut permettre à quiconque de travailler au niveau du matériel, même au sein d'une équipe composée d'ingénieurs en logiciel. Bien que la solution de l’équipe Ecco ait fonctionné sur un tableau différent de celui décrit dans le règlement du concours (et n’était donc pas éligible pour gagner), nous apprécions tout leur travail. RISC-V élimine réellement les barrières entre logiciel et matériel dans l’intérêt de tous. Consultez l’entrée de l’équipe Ecco ici: https://github.com/spacemonkeydelivers/riscv_security_contest_project

Merci encore à tous ceux qui ont participé et partagé leurs retours sur le concours!

risc-v

Meetup RISC-V Kumico au Japon les 23 & 25 Octobre

L'"Edge computing" attire l'attention de diverses entreprises. Actuellement, il est introduit dans un large éventail de domaines, y compris les automobiles, les soins médicaux, l'industrie et les appareils ménagers. Cependant, les progrès technologiques s'accélèrent et il est nécessaire de concevoir des systèmes capables de gérer de manière flexible non seulement les logiciels mais également les niveaux matériels. «KUMICO Meetup 2019» présente des technologies, des produits et un savoir-faire qui aideront les clients à atteindre les technologies de pointe.

秋葉原 (Akihabara) 23 octobre (mercredi)
大阪 (Osaka) 25 octobre (vendredi)

risc-v

Invitation au 1er grand forum chinois RISC-V

Tout d’abord, l’introduction du forum ( Introduction):

Avec l'amélioration continue de l'écosystème de puces open source basé sur RISC-V, l'enthousiasme pour l'innovation de puces dans les domaines de l'IdO, de l'IA, de la conduite autonome, des terminaux mobiles, etc. continue de chauffer, et les puces basées sur RISC-V à la maison et à l'étranger Une énorme révolution dans l’ensemble du secteur des puces, des jeux d’instructions aux logiciels système. Construire une plate-forme de communication libre et diversifiée autour de RISC-V, partager l'expérience de recherche et développement de RISC-V et explorer la dynamique technologique de pointe et les tendances de développement de RISC-V constituent à la fois l'esprit de l'open source et l'open source, ainsi que la tendance des avantages mutuels et gagnant-gagnant.

Le comité de la Fondation internationale RISC-V pour la Chine, le laboratoire international RISC-V (RIOS) et l’alliance RISC-V (Open Instruction Ecology) en Chine organiseront conjointement le premier "Premier forum RISC-V en Chine" (le premier RISC en Chine) -V Forum). Le forum se concentrera sur les problèmes techniques clés de l’écosystème de puces basé sur RISC-V, et invitera des experts et des universitaires issus du monde universitaire et de l’industrie dans des domaines connexes à partager la conception des processeurs, les outils de développement, les cœurs IP et les SoC, ainsi que les logiciels système RISC-V. Les résultats de recherche et de développement de pointe favorisent conjointement la prospérité et le développement de concepts de conception de puces open source dans le monde, marquant l’âge d’or du prochain développement de l’architecture informatique.

Site Web: https://crvf2019.github.io   [Le forum a été ouvert pour inscription]

Date: 12-13 novembre 2019

Lieu: Ecole doctorale internationale de Shenzhen, Université Tsinghua, district de Nanshan, Shenzhen, Guangdong, Chine

Organisateur: Laboratoire international à code source ouvert RISC-V (RIOS)

Comité RISC-V Fondation Chine

Alliance pour l'écologie de l'ordre ouvert en Chine (RISC-V) (CRVA)

Organisateur: Tsinghua-Berkeley Shenzhen College (TBSI)

Deuxièmement, le comité d'organisation:

Président du Forum ( président général):

Tan Zhangqi

Tsinghua-Berkeley Shenzhen College Professeur auxiliaire

Directeur adjoint du laboratoire RIOS

Président du Comité directeur ( du président du comité directeur):

Fang Zhixi

Président du comité RISC-V Foundation China

Ancien vice-président d'Intel Corporation

Premier doyen du Intel China Research Institute

Zhier Weiwei Fondateur et scientifique en chef

Président du Comité du programme ( du président du comité de programme):

Bao Yungang

Secrétaire général de l'Alliance Open Order Ecology (RISC-V) de Chine

Chercheur, Institut de technologie informatique, Académie chinoise des sciences

Pengcheng Lab Chef de studio académicien de puces open source

Président de la section locale ( président local):

Chen Weijian

Doyen associé du Collège universitaire Tsinghua-Berkeley de Shenzhen

Troisièmement, le comité de programme:

  • Su Yumeng, technologie Jingxin
  • Chen Hao, Université Tsinghua
  • Dai Weimin, Core Microelectronics
  • Dai Donglai, à Xianger Microelectronics
  • Hu Zhenbo, noyau de la technologie
  • Meng Jianwei, Ali Pingtou
  • Song Wei, Institut d'ingénierie de l'information, Académie chinoise des sciences
  • Tang Dan, Institut de technologie informatique, Académie chinoise des sciences
  • Wu Yanjun, Institut des logiciels, Académie chinoise des sciences
  • Cissy Yuan, Rui Sixin

Quatrièmement, les sujets du forum ( sujets):

Le forum met l'accent sur le partage des résultats de la recherche scientifique et de l'expérience technique. Des experts et des universitaires qui ont réalisé des avancées technologiques par la suite dans le cadre de RISC-V et de son écologie logicielle et matérielle chez lui et à l'étranger ont collecté des rapports.

  • La conception du cœur de processeur RISC-V couvre une variété de conceptions, telles que des cœurs hautes performances en panne et une faible consommation d'énergie.
  • Conception de puce RISC-V basée sur FPGA et IC
  • Compilateur, chaîne d'outils (débogueur, suiveur, chargeur, etc.) et support du logiciel système RISC-V
  • Flux de conception EDA Open Source (tel que simulateur RTL, synthèse, DFT, lieu et route, etc.)
  • Conception d'architecture spécifique à un domaine (telle que AI, IoT, pilote automatique, etc.)
  • Conception d'une architecture de sécurité basée sur RISC-V
  • Conception IP et SoC basée sur RISC-V
  • Spécifications du logiciel système RISC-V et de l'interface du logiciel d'application, etc.
  • Pratique RISC-V dans le domaine de l'enseignement

Cinquièmement, directive de soumission directive de soumission):

Le forum recueille les rapports dans de brefs articles et le comité de programme décidera de les engager en fonction de la qualité des essais. Les conditions de soumission sont les suivantes:

  • Les soumissions en chinois et en anglais sont acceptables, mais le nombre de pages ne doit pas dépasser deux pages (à l'exclusion des références et des annexes).
  • Le modèle de rédaction est libre de choix, mais un document pdf est requis (le modèle ACM est recommandé).
  • Le manuscrit soumis peut être un document, un rapport technique, etc. non publié (ou publié).
  • La méthode d'examen est Open Peer Review, qui n'est pas à double insu. Indiquez l'auteur, l'organisation et l' adresse électronique dans le manuscrit.
  • Le forum se concentre sur les avancées techniques de RISC-V et les articles de promotion commerciale ne seront pas acceptés.

Date importante

Date limite de soumission:

20 octobre 2019
Délai de préavis:

27 octobre 2019

Lien de soumission: https://easychair.org/conferences?conf=crvf2019

renode-1.8 risc-v

Nouvelle version Renode 1.8 avec support GDB multi-cœur et de nouvelles plateformes RISC-V

La dernière version de Renode, le framework de simulation multi-nœuds open source d’Antmicro, ajoute de nouveaux éléments intéressants à votre boîte à outils, ainsi que la prise en charge d’un nombre encore plus grand de plates-formes et de processeurs RISC-V.

Avec ces nouvelles fonctionnalités, il est encore plus facile d’intégrer Renode à la panoplie d'outils pour votre travail quotidien, qu'il s'agisse de développement IoT, de grosses machines multicœurs compatibles avec Linux ou même de co-simulation HW-SW.

Nouvelles plates-formes RISC-V

Nous avons ajouté le support pour deux nouvelles plates-formes. Tout d’abord, le VEGAboard avec RI5CY, un noyau RISC-V 32 bits créé à l’origine pour la plate-forme Pulp. La prise en charge de la carte Renode inclut les modèles UART et à minuterie.

La deuxième plate-forme est le kit d’évaluation Digilent Arty FPGA avec LiteX et VexRiscv - une excellente cible pour commencer à travailler avec l’environnement de construction LiteX.

La prise en charge de LiteX dans Renode a été encore améliorée avec les modèles de périphériques SPI, Control and Status, SPI Flash et GPIO. Étant donné que LiteX est notre choix par défaut (et recommandé!) Pour la plate-forme SoC souple compatible avec les fournisseurs, Linux et Zephyr, il est très important pour de nombreux cas d'utilisation internes et externes.

La version 1.8 ajoute également la prise en charge de Minerva, un processeur souple RISC-V 32 bits, désormais disponible en tant que choix pour le SoC LiteX.

Pour une liste complète des plates-formes prises en charge, vous pouvez vous référer directement à la documentation de Renode.

Nouvelles capacités de co-simulation

Avec les fonctionnalités de co-simulation avec Verilator introduites pour la première fois dans Renode 1.7.1, nous poursuivons sur cette voie dans la version 1.8 avec encore plus d'options.

En ajoutant un modèle de pont EtherBone à la plate-forme, vous pouvez désormais connecter une simulation exécutée sous Renode à des périphériques connectés à un bus WishBone sur un véritable FPGA. Cela vous permet de développer des logiciels dans un environnement Renode bien contrôlé, tout en utilisant les modèles HDL précis que vous avez déjà. Nous avons également ajouté une démo de pont EtherBone basée sur Fomu, une carte de développement FPGA ouverte et minuscule qui s’insère dans un port USB, avec des instructions pour l’exécuter localement.

Débogage GDB multi-core

L'un des changements les plus remarquables de cette version est une amélioration majeure du support et de la convivialité du débogueur GNU (GDB).

Avant la version 1.8, chaque cœur de processeur devait être exposé avec un serveur GDB distinct. Mais cette simplification ne ressemblait pas à des scénarios réels, dans lesquels vous vous attendriez à ne connecter qu’une seule instance GDB, même pour un périphérique multicœur. Maintenant, après d'importantes modifications de l'API et l'extension de la prise en charge du protocole distant GDB de Renode en implémentant un ensemble de nouvelles commandes, le serveur GDB est démarré au niveau de la machine au lieu du niveau de l'unité centrale et peut gérer plusieurs cœurs à la fois. Pour en savoir plus sur le débogage multicœur dans Renode, consultez notre note de blog Technology Showcase.

Renode - arrive dans le cloud près de chez vous

Outre les récents développements de la version 1.8, Renode a également de gros changements à annoncer. Antmicro parraine l'ORConf de la fondation FOSSi les 27 et 29 septembre à Bordeaux. Si vous souhaitez savoir quelle sera la suite des événements, ne manquez pas notre exposé de samedi «Renode - Simulation Open Source pour le développement rapide de systèmes complexes, à venir à un nuage près de chez vous ».

Que vous travailliez sur un système IoT multi-nœuds ou que vous prototypiez un nouveau SoC basé sur RISC-V, et que vous souhaitiez utiliser Renode pour votre projet, vous pourrez itérer plus rapidement dans votre cycle de développement et améliorer votre méthodologie de test. nous à contact@renode.io.

Andes-Technology-risc-v

Andes et Dover Microsystems s’associent pour fournir une solution de sécurité réseau professionnelle pour RISC-V

Andes Technology Corporation (TWSE: 6533), membre fondateur de la fondation RISC-V et principal fournisseur de cœurs de processeurs intégrés à 32/64 bits avec des solutions desservant plus d’un milliard de SoC diversifiés par an, et Dover Microsystems, la première société à immuniser les processeurs contre des classes entières d’attaques réseau, annonce un partenariat stratégique visant à fournir une solution de sécurité réseau professionnelle pour RISC-V. La technologie CoreGuard® de Dover est la seule solution pour les systèmes embarqués qui empêche l'exploitation des vulnérabilités logicielles. La technologie IP CoreGuard de Dover s’intègre aux processeurs RISC-V d’Andes pour protéger contre 94% des vulnérabilités logicielles connues, notamment des dépassements de mémoire tampon à 100%, l’injection de code, l’exfiltration de données et des violations de la sécurité.

Les processeurs RISC-V Andes sont basés sur l'architecture AndeStar ™ V5, qui maintient la compatibilité totale avec la technologie RISC-V et hérite ainsi de ses avantages compacts, modulaires et extensibles. En outre, l'architecture AndeStar V5 offre aux fonctionnalités étendues d'Andes déjà éprouvées dans les processeurs AndesCore ™ V3 à volume élevé une efficacité et des avantages pour les applications intégrées avec des performances, une taille de code et un support de développement améliorés. Les cœurs Andes RISC-V comprennent le N22 32 bits ultra-compact pour des applications telles que les microcontrôleurs d’entrée de gamme et le traitement de protocole profondément intégré, le D25F 32 bits pour les applications de traitement du signal, le N25F / NX25F 32/64 bits pour le contrôle à grande vitesse tâches intensives ou applications intensives à virgule flottante, A25 / AX25 pour les applications basées sur Linux et A25MP / AX25MP pour les applications multicœurs à cohérence du cache.

La technologie de CoreGuard de Dover Microsystems agit comme un garde du corps pour le processeur hôte, surveillant chaque instruction exécutée pour s’assurer qu’elle est conforme à un ensemble défini de règles de sécurité, de confidentialité et de confidentialité, appelées micropolicies, définissant avec précision le comportement autorisé par rapport au comportement interdit. CoreGuard conserve des métadonnées pertinentes pour la micropolicyque pour chaque mot en mémoire, puis utilise ces métadonnées pour recouper chaque instruction traitée par rapport au jeu de micropolitiques installé. Si une instruction enfreint une micropolicy, le matériel CoreGuard Policy Enforcer l'empêche de s'exécuter avant que tout dommage ne soit causé. CoreGuard Policy Enforcer RTL est concédé sous licence et livré sous la forme d'un ensemble de fichiers de conception SystemVerilog. Dover inclut l’ensemble de base de micropolitiques CoreGuard qui protège tous les systèmes intégrés.

"Andes est déterminée à fournir les meilleures solutions RISC-V pour aider ses clients à concevoir des systèmes sur puce dépassant leurs attentes. Nous comprenons que la sécurité du réseau est une préoccupation majeure de nombreuses applications IoT", a déclaré le Dr Charlie Su, directeur de la technologie et vice-président exécutif de Andes Technology. “Avec la solution pré-intégrée et vérifiée de la technologie CoreGuard de Dover Microsystems, leader du secteur, et les processeurs RISC-V à la pointe de la performance, dotés de nombreuses fonctionnalités pour les systèmes embarqués de Andes Technology, les concepteurs de SoC accèdent rapidement à un RISC-V mature. solution aux performances et à la sécurité réseau exceptionnelles. "

"Notre CoreGuard silicon IP s'intègre aux processeurs RISC existants pour protéger les systèmes embarqués contre les menaces contre la sécurité, la sécurité et la confidentialité", a déclaré Jothy Rosenberg, fondateur et PDG de Dover Microsystems. «L’intégration de CoreGuard au processeur AndesCore RISC-V de haute qualité est simple et nette, offrant aux clients la solution de sécurité la plus puissante et la plus facile à adopter qui immunise les SoC contre les cyberattaques basées sur le réseau.»

SiFive RISC-V

SiFive annonce l’activation du débogage RISC-V (trace & debug)

SiFive, Inc. a annoncé la disponibilité générale de la dernière mise à jour de SiFive Core IP et de SiFive Core Designer lors de la mise à jour trimestrielle du troisième trimestre de 2019. Cette version est spécifiquement axée sur l’activation des fonctionnalités de traçage et de débogage dans le développement d’une conception de SoC configurable. L’analyse en temps réel activée via le traçage permet de mieux comprendre les interactions entre les logiciels et le matériel afin d’accélérer le développement, le débogage et la validation. Pour atteindre cet objectif, la gamme complète de SiFive Core IP est désormais activée avec les fonctionnalités de traçage d'instructions du Nexus 5001 ™. La configuration d'un projet SiFive Core IP avec des fonctions de trace avancées peut désormais être effectuée dans SiFive Core Designer. La conception complexe de base, y compris les codeurs de traçage Nexus 5001 ™, est configurée dans l’environnement cloud de SiFive et livrée pré-intégrée et vérifiée dans un package unique afin d’économiser du temps, de l’argent et des ressources d’ingénierie pour les concepteurs sur silicium. Les contributions Open Source sont une valeur fondamentale pour SiFive et sont clairement démontrées par la disponibilité immédiate d'un décodeur Nexus 5001 ™ Trace multi-plateforme, basé sur C ++ et open source, pour RISC-V sur Github, afin de faciliter l'intégration dans le débogage existant. et trace des environnements. Grâce à l'utilisation du système de suivi Nexus 5001 ™, les processeurs RISC-V SiFive sont pris en charge par un certain nombre d'outils de premier plan dans l'industrie: «En tant que leader dans le domaine du débogage, nous sommes ravis de collaborer avec SiFive pour étendre les offres de trace et de débogage disponibles pour RISC-V», a déclaré Anders Holmberg, responsable de la stratégie chez IAR Systems. «Notre mission est de faciliter le développement de logiciels. , plus rapide et plus robuste, et nous sommes certains que les fonctionnalités de débogage et de traçage que SiFive ajoute ajoutent à cette vision. Nous continuerons à collaborer et à partager nos connaissances afin de nous assurer que la communauté RISC-V aura accès aux outils nécessaires pour faire progresser le développement de RISC-V. ” «En tant que fournisseur de premier plan dans l’espace de débogage intégré, Lauterbach est heureux d’adopter SiFive Core IP dans le cadre de sa prise en charge du traçage et du débogage», a déclaré Stephan Lauterbach, CTO de Lauterbach. «La mission de Lauterbach est d’accélérer le développement de logiciels. Les fonctions de débogage et de traçage de SiFive dans notre gamme de produits répondent à cette vision. La dynamique de SiFive et son excellent engagement dans le secteur ont fait que la décision d'investir dans le support de débogage et de suivi pour le développement SiFive RISC-V est simple. ” «Nous sommes ravis de travailler avec SiFive pour faire progresser le débogage et la trace de RISC-V», a déclaré Rolf Segger de SEGGER Microcontroller. "La décision de mettre les efforts d'ingénierie au service de SiFive Trace IP a été prise facilement, en raison de l'adoption des normes du secteur, de leur dynamisme commercial et de la facilité avec laquelle l'équipe de SiFive a été traitée. Nous pensons que c'est une excellente nouvelle pour SiFive, SEGGER et la communauté RISC-V. " «SiFive continue de diriger l’écosystème RISC-V», a déclaré Yunsup Lee, directeur technique de SiFive et co-fondateur, «comme le montre cette mise à jour qui permet à SiFive d’être le premier à proposer un portefeuille complet de microarchitectures RISC-V avec un enseignement intégré. trace, pris en charge par les principaux fournisseurs de logiciels. Le développement de plate-forme basé sur SiFive est maintenant plus simple et plus robuste que jamais, ce qui a permis au secteur d'être facile à adopter. ” SiFive continue sur sa lancée avec l'évolution rapide de l'activation de la conception de silicium, de l'IP RISC-V et du support de solution proposé par la société. Pour plus de détails sur l'activation de SiFive Trace and Debug dans la mise à jour trimestrielle de SiFive Q3, visitez https://www.sifive.com/blog/making-it-easy-to-do-it-right.

Copyright 2019 RISC-V France ©  Tous droits réservés