Le long chemin de Western Digital vers des standards ouverts aux puces Open Source

L’approche open source de RISC-V a eu un tel succès qu’en décembre, MIPS, une architecture RISC jadis populaire, mais devenue obsolète, dont l’ADN remontait aux années 1980, est devenue open source. Cette semaine, IBM a annoncé qu’il passait son architecture phare de puissance, PowerPC, en open source.

L’année dernière, Western Digital a suscité de vives réactions en annonçant qu’elle n’utiliserait que des puces RISC-V dans ses produits, prévoyant de produire deux milliards de puces par an d’ici deux ans. Parallèlement à cette annonce, la société est devenue un investisseur dans SiFive, le principal fabricant de RISC-V qui affirme pouvoir concevoir et mettre sur le marché des puces RISC-V à environ 10% de ce qu’il en coûterait de faire de même avec une architecture propriétaire. .

Plus tôt cette année, Western Digital Open Source avait choisi son cœur SweRV basé sur RISC-V et avait ensuite collaboré avec SiFive dans le cadre d’un partenariat avec PlatformIO Labs afin d’apporter des outils open source à la communauté des développeurs RISC-V.

« Nous pensons que ce n’est utile pour nous que si le secteur connaît du succès », a déclaré Campello à propos du partenariat PlatformIO basé sur RISC-V. « Pour réussir dans le secteur, vous devez disposer de tout l’écosystème de logiciels et de matériel librement disponible. Il faut un certain temps pour arriver au point où il est facile à adopter et vous devez investir dans tous ces composants. »

Lire l’article complet (en anglais) sur le site de Datacenterknowledge

Laisser un commentaire



Copyright 2019 RISC-V France ©  Tous droits réservés